動態(tài)功率估算已達(dá)SoC設(shè)計(jì)限制
資源大小:350.4KB
[摘要] 設(shè)計(jì)尺寸的增長趨勢勢不可擋,這也一直是 EDA 驗(yàn)證工具的一個(gè)沉重負(fù)擔(dān)。動態(tài)功率估算工具即是其一。 總有一些刺激因素誘使著客戶頻繁升級他們的移動設(shè)備。其中包括更多功能和改進(jìn)的用戶體驗(yàn),更具吸引力的用戶界面,更輕的重量、更持久的
軟件模擬+硬件仿真=驗(yàn)證成功
資源大?。?37.11KB
[摘要] 作者:Massimo Inzaghi, 資深應(yīng)用工程師,Mentor Graphcis公司 如果您還沒有注意到現(xiàn)在是SoC時(shí)代(雖然并非總是如此),不妨回想一下個(gè)人計(jì)算時(shí)代,許多實(shí)例都證明這個(gè)時(shí)代已快速衰落,成為歷史。曾幾何
針對全定制模擬和混合信號設(shè)計(jì)的全流程工具平臺
資源大?。?.97MB
[摘要] 一些EDA工具供應(yīng)商提供了用于 AMS 設(shè)計(jì)的軟件,但這些工具不是成本太高(性價(jià)比低),就是需要大量數(shù)據(jù)操作和手動集成的自定義點(diǎn)工具。 這個(gè)獨(dú)特的 EDA AMS IC 設(shè)計(jì)流程涵蓋: • 前端設(shè)計(jì) &bul
MEMSIC 攻克加速度計(jì)難題
資源大?。?95.82KB
[摘要] 加速度計(jì)在很多市場中都有著重要的作用。智能手機(jī)中會用到加速度計(jì),汽車中也會用到加速度計(jì)。測量速度的變化率似乎可以有無限的應(yīng)用。雖然有很多設(shè)計(jì)技術(shù)可用來創(chuàng)建加速度計(jì),但 MEMSIC® Inc. 使用Tanner工具開發(fā)了沒有可
Verilog-A 將設(shè)計(jì)精度推向一個(gè)新的水平
資源大?。?.56MB
[摘要] 如果您需要為 TFT、太陽能電池、晶閘管、LDMOS、圖像傳感器或 MEMS 等特殊器件創(chuàng)建自己的模型,Verilog-A 可以為您提供有效描述器件行為的語言。Verilog-A 的優(yōu)點(diǎn)包括: • 以更快的運(yùn)行時(shí)間完成行
Siemens Digital Industries Software簡介
西門子數(shù)字化工業(yè)軟件致力于推動數(shù)字化企業(yè)轉(zhuǎn)型,實(shí)現(xiàn)滿足未來需求的工程、制造和電子設(shè)計(jì)。西門子的Xcelerator 解決方案組合可幫助各類規(guī)模的企業(yè)創(chuàng)建并充分利用數(shù)字雙胞胎,為機(jī)構(gòu)帶來全新的洞察、機(jī)遇和自動化水平,促進(jìn)創(chuàng)新。

欲了解有關(guān)西門子數(shù)字化工業(yè)軟件的更多詳情,敬請?jiān)L問:

https://www.plm.automation.siemens.com/global/zh/industries/electronics-semiconductors/