軟件模擬+硬件仿真=驗(yàn)證成功
資源大?。?37.11KB
[摘要] 作者:Massimo Inzaghi, 資深應(yīng)用工程師,Mentor Graphcis公司 如果您還沒(méi)有注意到現(xiàn)在是SoC時(shí)代(雖然并非總是如此),不妨回想一下個(gè)人計(jì)算時(shí)代,許多實(shí)例都證明這個(gè)時(shí)代已快速衰落,成為歷史。曾幾何
由于具備大規(guī)模生產(chǎn)能力、低成本工具和越來(lái)越低的掩膜價(jià)格,當(dāng)前的專(zhuān)用 ASIC 設(shè)計(jì)極具成本優(yōu)勢(shì)
資源大小:1.26MB
[摘要] 如今已沒(méi)有必要購(gòu)買(mǎi)價(jià)格昂貴的用于高級(jí)納米SoC設(shè)計(jì)的尖端設(shè)計(jì)工具。本白皮書(shū)概述了成熟的工藝技術(shù),適用于物聯(lián)網(wǎng) (IoT) 等應(yīng)用。 閱讀本白皮書(shū),了解如何: • 使用IP模塊和模擬電路模塊縮短設(shè)計(jì)時(shí)間并減少設(shè)
針對(duì)全定制模擬和混合信號(hào)設(shè)計(jì)的全流程工具平臺(tái)
資源大?。?.97MB
[摘要] 一些EDA工具供應(yīng)商提供了用于 AMS 設(shè)計(jì)的軟件,但這些工具不是成本太高(性?xún)r(jià)比低),就是需要大量數(shù)據(jù)操作和手動(dòng)集成的自定義點(diǎn)工具。 這個(gè)獨(dú)特的 EDA AMS IC 設(shè)計(jì)流程涵蓋: • 前端設(shè)計(jì) &bul
MEMSIC 攻克加速度計(jì)難題
資源大?。?95.82KB
[摘要] 加速度計(jì)在很多市場(chǎng)中都有著重要的作用。智能手機(jī)中會(huì)用到加速度計(jì),汽車(chē)中也會(huì)用到加速度計(jì)。測(cè)量速度的變化率似乎可以有無(wú)限的應(yīng)用。雖然有很多設(shè)計(jì)技術(shù)可用來(lái)創(chuàng)建加速度計(jì),但 MEMSIC® Inc. 使用Tanner工具開(kāi)發(fā)了沒(méi)有可
Verilog-A 將設(shè)計(jì)精度推向一個(gè)新的水平
資源大?。?.56MB
[摘要] 如果您需要為 TFT、太陽(yáng)能電池、晶閘管、LDMOS、圖像傳感器或 MEMS 等特殊器件創(chuàng)建自己的模型,Verilog-A 可以為您提供有效描述器件行為的語(yǔ)言。Verilog-A 的優(yōu)點(diǎn)包括: • 以更快的運(yùn)行時(shí)間完成行
Siemens Digital Industries Software簡(jiǎn)介
西門(mén)子數(shù)字化工業(yè)軟件致力于推動(dòng)數(shù)字化企業(yè)轉(zhuǎn)型,實(shí)現(xiàn)滿(mǎn)足未來(lái)需求的工程、制造和電子設(shè)計(jì)。西門(mén)子的Xcelerator 解決方案組合可幫助各類(lèi)規(guī)模的企業(yè)創(chuàng)建并充分利用數(shù)字雙胞胎,為機(jī)構(gòu)帶來(lái)全新的洞察、機(jī)遇和自動(dòng)化水平,促進(jìn)創(chuàng)新。

欲了解有關(guān)西門(mén)子數(shù)字化工業(yè)軟件的更多詳情,敬請(qǐng)?jiān)L問(wèn):

https://www.plm.automation.siemens.com/global/zh/industries/electronics-semiconductors/