加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長(zhǎng)期合作伙伴
立即加入
  • 正文
  • 推薦器件
  • 相關(guān)推薦
申請(qǐng)入駐 產(chǎn)業(yè)圖譜

外接電容越大晶振起振越慢?

2024/05/13
1646
加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

首先說(shuō)明的是:但凡需要外接電容晶振均為無(wú)源晶振。另外,注意區(qū)分外接電容C1和C2(接地電容,對(duì)地電容)并不等同于晶振負(fù)載電容(CL)。C1和C2是電路板和包括IC和晶振在內(nèi)的組件的總電容值。

一般情況下,增大無(wú)源晶振的外接電容將會(huì)使晶振振蕩頻率下降,即偏負(fù)向。舉例,若無(wú)源晶振12MHz的外接電容為18PF,實(shí)際輸出頻率為12.002876MHz。更改外接電容為27PF之后,該晶振的實(shí)際輸出頻率會(huì)有所降低,如:11.9998923 MHz。

晶振的外接電容越大,晶振的振蕩越穩(wěn)定,但是會(huì)增加起振時(shí)間,即晶振起振慢,其原理是外接電容會(huì)存儲(chǔ)更多電荷,即降低電流強(qiáng)度,從而降低電路提供給晶振起振的激勵(lì)功率。

當(dāng)無(wú)源晶振的輸出波形出現(xiàn)削峰、畸變時(shí),這一般是由于電流過(guò)驅(qū)動(dòng)(over drive)導(dǎo)致,可以嘗試通過(guò)串聯(lián)一顆電阻解決,電阻值一般在幾十kΩ~幾百kΩ。如果要穩(wěn)定波形,則可嘗試并聯(lián)一顆1M反饋電阻。

推薦器件

更多器件
器件型號(hào) 數(shù)量 器件廠商 器件描述 數(shù)據(jù)手冊(cè) ECAD模型 風(fēng)險(xiǎn)等級(jí) 參考價(jià)格 更多信息
500075-1517 1 Molex Telecom and Datacom Connector, 5 Contact(s), Female, Straight, Solder Terminal, Locking, Receptacle, LEAD FREE

ECAD模型

下載ECAD模型
$5.39 查看
BTB08-600BRG 1 STMicroelectronics 8A standard and Snubberless™ Triacs

ECAD模型

下載ECAD模型
$1.3 查看
2N7002-T1-E3 1 Vishay Intertechnologies TRANSISTOR 115 mA, 60 V, N-CHANNEL, Si, SMALL SIGNAL, MOSFET, TO-236, SOT-23, 3 PIN, FET General Purpose Small Signal
$0.37 查看

相關(guān)推薦