基于multisim仿真的減法器純硬件系統(tǒng)設(shè)計(jì)(仿真圖)
功能講解如下:
1、multisim仿真,純硬件設(shè)計(jì);
2、波形減法仿真;
原理如下:
利用疊加定理,減法器可以分解為:
1、將V2接地,構(gòu)成同向放大器(正)
2、將V1接地,構(gòu)成反相放大器(負(fù))
兩者作用疊加,實(shí)現(xiàn)相減
Uo=V1*A1 + V2*A2=V1*(1+R3/R1)*R4/(R2+R4)-V2*R3/R1
若R1=R2且R3=R4【注意工程含義】
Vo=(R3/R1)*(V1-V2)
3、差分放大電路:
Uo=aU1-bU2;
a=23/3 b=7/5;
通過(guò)減法器公式可知:
Uo=V1*A1 + V2*A2=V1*(1+R3/R1)*R4/(R2+R4)-V2*R3/R1;
若R1=R2且R3=R4【注意工程含義】
Vo=(R3/R1)*(V1-V2)
R3=R1=10K;V0=V1-V2
所以在前端加同向比例放大器
使a=R7/R8=23/3;
b=R5/R6=7/5;