瀾起科技董事長兼首席執(zhí)行官楊崇和博士受邀出席世界互聯(lián)網(wǎng)大會并發(fā)表演講。他指出,蓬勃發(fā)展的數(shù)字經(jīng)濟(jì)是國家經(jīng)濟(jì)、社會發(fā)展的重要引擎,而夯實(shí)數(shù)字經(jīng)濟(jì)底座,為數(shù)字基礎(chǔ)設(shè)施提供高性能、高安全、高可靠性的芯片產(chǎn)品,正是瀾起科技為之孜孜以求、奮斗多年的事業(yè)。
CPU和內(nèi)存是計(jì)算設(shè)備中缺一不可的關(guān)鍵組件。近年來,隨著以云計(jì)算、大數(shù)據(jù)、移動互聯(lián)網(wǎng)、人工智能為代表的現(xiàn)代信息技術(shù)發(fā)展日新月異,推動CPU算力爆炸式增長。高性能計(jì)算單元核數(shù)不斷增加,對內(nèi)存的容量和帶寬需求也在持續(xù)上升。然而,內(nèi)存技術(shù)的發(fā)展滯后于CPU,系統(tǒng)整體計(jì)算性能上的瓶頸由此產(chǎn)生。
為突破這一性能瓶頸,瀾起科技在內(nèi)存與CPU互連領(lǐng)域進(jìn)行了多方位的探索。楊崇和博士在會上介紹了瀾起科技為數(shù)據(jù)中心與云計(jì)算應(yīng)用提供的內(nèi)存與CPU互連解決方案:
Memory Buffer——基于“硬線”直接連接(hardwired)的“硬”互連技術(shù)
瀾起科技的高性能內(nèi)存接口芯片,可在內(nèi)存容量擴(kuò)大的同時,減輕CPU接口的負(fù)載,提高單個內(nèi)存通道的速度和容量密度,改善信號完整性,實(shí)現(xiàn)低延遲、高速、大容量的內(nèi)存接口解決方案,讓CPU和內(nèi)存之間的數(shù)據(jù)傳輸更高效。
PCIe Retimer——基于數(shù)據(jù)包(packet)的“軟”互連技術(shù)
瀾起科技的PCIe Retimer芯片,采用先進(jìn)的信號調(diào)理技術(shù)來補(bǔ)償信道損耗并消除各種抖動源的影響,從而提升信號完整性,增加高速信號的有效傳輸距離,為CPU和固態(tài)硬盤、智能網(wǎng)卡、GPU等IO設(shè)備之間提供高性能PCIe互連解決方案。
CXL Memory eXpander——基于數(shù)據(jù)包的“軟”“硬”結(jié)合互連技術(shù)
瀾起科技發(fā)布的全球首款CXL內(nèi)存擴(kuò)展控制器 (MXC),可為支持CXL協(xié)議的CPU或GPU等計(jì)算設(shè)備提供高帶寬、低延遲的高速內(nèi)存互連解決方案,實(shí)現(xiàn)CPU與各計(jì)算設(shè)備之間的內(nèi)存共享和池化,從而進(jìn)一步為計(jì)算系統(tǒng)擴(kuò)展內(nèi)存容量和帶寬。在提升系統(tǒng)性能的同時,顯著降低軟件堆棧復(fù)雜性和數(shù)據(jù)中心總體擁有成本(TCO)。
楊崇和博士表示,當(dāng)下,國家高度重視數(shù)字經(jīng)濟(jì),強(qiáng)調(diào)數(shù)字經(jīng)濟(jì)事關(guān)國家發(fā)展大局,提出要加快建設(shè)數(shù)字中國的發(fā)展戰(zhàn)略。瀾起科技將在內(nèi)存與CPU互連領(lǐng)域持續(xù)深耕,為數(shù)字基礎(chǔ)設(shè)施打破性能瓶頸,推動我國數(shù)字經(jīng)濟(jì)高質(zhì)量發(fā)展貢獻(xiàn)瀾起力量!