加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長期合作伙伴
立即加入

寄生電容

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

寄生的含義就是本來沒有在那個(gè)地方設(shè)計(jì)電容,但由于布線之間總是有互容,互容就好像是寄生在布線之間的一樣,所以叫寄生電容,又稱雜散電容。

寄生的含義就是本來沒有在那個(gè)地方設(shè)計(jì)電容,但由于布線之間總是有互容,互容就好像是寄生在布線之間的一樣,所以叫寄生電容,又稱雜散電容。收起

查看更多
  • 淺談MOS管中的寄生電容
    MOS晶體管寄生電容是由于結(jié)構(gòu)內(nèi)不同區(qū)域的移動電荷分離而形成的。寄生電容是電路中不想要的部分,在低頻工作時(shí)會被忽略。但在高頻射頻電路工作時(shí)無法避免;因此,我們在設(shè)計(jì)時(shí)必須注意寄生電容。
    12.5萬
    09/27 10:10
  • 學(xué)子專區(qū)——ADALM2000活動:電感自諧振
    學(xué)子專區(qū)——ADALM2000活動:電感自諧振
    目標(biāo) 本實(shí)驗(yàn)室活動的目標(biāo)是測量電感的自諧振頻率(SRF),并根據(jù)測量數(shù)據(jù)確定寄生電容。 背景知識 與所有非理想電氣元器件一樣,部件套件中提供的電感并不完美。圖1為常見的實(shí)際電感簡化模型電路圖。除了所需的電感L之外,實(shí)際元件還會有損耗(建模為串聯(lián)電阻,在圖中以R表示)和并聯(lián)寄生電容(以C表示)。電阻越小(接近0 Ω),電容越小(接近0 F),電感就越理想。 圖1.3元件LRC電感模型。 繞組間電容與
  • 干貨 | 聊聊二極管的電容效應(yīng)
    干貨 | 聊聊二極管的電容效應(yīng)
    我們平時(shí)在選型 TVS 二極管的時(shí)候會遇到一個(gè)寄生電容的參數(shù),這個(gè)參數(shù)在一些通信類的接口中使用時(shí),往往限制我們對于 TVS 二極管的選型。并且這個(gè)寄生電容的大小也隨著 TVS 二極管的功率的大小呈正相關(guān)性。那么,我們今天來聊一聊,二極管中的寄生電容是怎么產(chǎn)生的。
  • 為何總線“鐮刀”波形頻頻發(fā)生?
    為何總線“鐮刀”波形頻頻發(fā)生?
    無論是CAN總線還是485總線,實(shí)際應(yīng)用中經(jīng)常會出現(xiàn)各種異常,常因總線組網(wǎng)后,波形邊沿出現(xiàn)過緩、呈“鐮刀”狀的現(xiàn)象,導(dǎo)致數(shù)據(jù)丟失或出錯(cuò),那么這現(xiàn)象前因后果大家是否真正的了解呢?
  • 引入空氣間隙以減少前道工序中的寄生電容
    減少柵極金屬和晶體管的源極/漏極接觸之間的寄生電容可以減少器件的開關(guān)延遲。減少寄生電容的方法之一是設(shè)法降低柵極和源極/漏極之間材料層的有效介電常數(shù),這可以通過在該位置的介電材料中引入空氣間隙來實(shí)現(xiàn)。這種類型的方式過去已經(jīng)用于后道工序 (BEOL) 中,以減少金屬互連之間的電容?[1-4]。本文中,我們將專注于前道工序 (FEOL),并演示在柵極和源極/漏極之間引入空氣間隙的SEMulator3D?模型[5]。