加入星計(jì)劃,您可以享受以下權(quán)益:

  • 創(chuàng)作內(nèi)容快速變現(xiàn)
  • 行業(yè)影響力擴(kuò)散
  • 作品版權(quán)保護(hù)
  • 300W+ 專業(yè)用戶
  • 1.5W+ 優(yōu)質(zhì)創(chuàng)作者
  • 5000+ 長(zhǎng)期合作伙伴
立即加入

PSRR

加入交流群
掃碼加入
獲取工程師必備禮包
參與熱點(diǎn)資訊討論

電源紋波抑制比(PSRR)是輸入電源變化量(以伏為單位)與轉(zhuǎn)換器輸出變化量(以伏為單位)的比值,常用分貝表示。對(duì)于高質(zhì)量的D/A轉(zhuǎn)換器,要求開(kāi)關(guān)電路及運(yùn)算放大器所用的電源電壓發(fā)生變化時(shí),對(duì)輸出的電壓影響極小。通常把滿量程電壓變化的百分?jǐn)?shù)與電源電壓變化的百分?jǐn)?shù)之比稱為電源紋波抑制比。

電源紋波抑制比(PSRR)是輸入電源變化量(以伏為單位)與轉(zhuǎn)換器輸出變化量(以伏為單位)的比值,常用分貝表示。對(duì)于高質(zhì)量的D/A轉(zhuǎn)換器,要求開(kāi)關(guān)電路及運(yùn)算放大器所用的電源電壓發(fā)生變化時(shí),對(duì)輸出的電壓影響極小。通常把滿量程電壓變化的百分?jǐn)?shù)與電源電壓變化的百分?jǐn)?shù)之比稱為電源紋波抑制比。收起

查看更多
  • 如何準(zhǔn)確計(jì)算電源引起的運(yùn)放輸出失調(diào)電壓?1200字搞定運(yùn)放電路選型之電源抑制比PSRR
    如何準(zhǔn)確計(jì)算電源引起的運(yùn)放輸出失調(diào)電壓?1200字搞定運(yùn)放電路選型之電源抑制比PSRR
    電源抑制比的代號(hào)是PSRR,這個(gè)詞不是運(yùn)算放大器的專屬,如果你研究過(guò)LDO,或DCDC芯片,你會(huì)發(fā)現(xiàn),PSRR也是LDO以及DCDC的關(guān)鍵指標(biāo)參數(shù)。通俗點(diǎn)來(lái)說(shuō),PSRR是表征電路對(duì)電源電壓波動(dòng)抑制能力的一個(gè)關(guān)鍵指標(biāo)。它一般以dB為單位,通過(guò)這一指標(biāo),我們能評(píng)估器件是否可以有效抑制電源上的變化或噪聲對(duì)輸出信號(hào)的影響。
  • 你應(yīng)該知道的關(guān)于電源芯片的PSRR測(cè)量
    在電子設(shè)備中,?電源的穩(wěn)定性很重要,電源對(duì)紋波噪聲的抑制能力也同樣重要。用來(lái)描述對(duì)電源紋波噪聲的抑制能力,通常用電源抑制比(Power Supply Rejection Ratio)來(lái)表征,它是衡量電源供應(yīng)的穩(wěn)定性和對(duì)干擾的抑制能力的重要參數(shù)。是經(jīng)常在電子放大器(特別是運(yùn)算放大器?)或穩(wěn)壓器等規(guī)格書(shū)出現(xiàn)的參數(shù)。
  • LDO重要參數(shù)介紹!你學(xué)廢了嗎?
    LDO重要參數(shù)介紹!你學(xué)廢了嗎?
    上文介紹了LDO是工作在恒流區(qū)(飽和區(qū))的,DS之間有一定的壓差,dropout voltage主要指的就是這個(gè)壓差,所以LDO若想穩(wěn)定工作在飽和區(qū),輸入輸出之間必須滿足這個(gè)壓差,應(yīng)用中可以考慮把datasheet中的數(shù)據(jù)預(yù)留25%的余量。比如圖2-24 某LDO在Iout=150mA時(shí),LDO不同的輸出Vout對(duì)應(yīng)的VDO也不同,Vout越大,需要的VDO就越小,這可以從圖2-16 找到解釋,當(dāng)輸入電壓Vi(對(duì)應(yīng)MOS的VD)和輸出電流不變時(shí),Vout越大那么也就是MOS的VDS越小(VDS=VDO=Vi-VO),則VDO也就越小。
    2281
    04/18 11:20
  • Diodes 公司的 60V、70dB PSRR LDO 提供領(lǐng)先業(yè)界的靜態(tài)電流
    Diodes 公司 (Diodes) (NASDAQ:DIOD) 新推出低壓差穩(wěn)壓器 (LDO) 系列,擴(kuò)大電源管理產(chǎn)品組合。AP7387 裝置可應(yīng)用于無(wú)線吸塵器、煙霧偵測(cè)器、電動(dòng)工具及其他家電用品。
  • 如何為衛(wèi)星應(yīng)用選擇合適的LDO
    耐輻射低壓降穩(wěn)壓器 (LDO) 是許多航天級(jí)子系統(tǒng)(包括現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA)、數(shù)據(jù)轉(zhuǎn)換器和模擬電路)的重要電源元件。LDO 有助于確保為性能取決于干凈輸入的元件提供穩(wěn)定的低噪聲和低紋波電源。