01、前言
關(guān)于晶振電路的選型計(jì)算,計(jì)劃用3篇文章詳細(xì)講解,這是三篇文章的最后一篇,前兩篇文章分享了晶振的類型,負(fù)載電容的選型,晶振和MCU匹配度的計(jì)算方法,作為晶振系列文章的最后一篇,本篇文章會(huì)著重介紹一下晶振的常見問題原因分析,還有就是比較重要的PCB布局講解。
02、晶振電路常見問題分析
1)晶振過驅(qū)動(dòng):
所謂過驅(qū)動(dòng),就是晶振的實(shí)際工作電壓以及電流過大,功耗過高。晶振出現(xiàn)過驅(qū)動(dòng)會(huì)導(dǎo)致輻射干擾更大,功耗增加,工作不穩(wěn)定,甚至導(dǎo)致晶振物理損壞。低頻晶振容易出現(xiàn)這些問題,因?yàn)楦哳l晶振的功耗相對較大,換句話說就是工作電流比較大,不容易出現(xiàn)這些問題。假設(shè)晶振的峰值電壓接地電源電壓VDD,可以用如下公式估算晶振的功耗(R1是晶振等效串聯(lián)電阻):
VDD一般來說就是電源電壓,CL和C0分別是晶振的負(fù)載電容和寄生電容,但是有些晶振有ALC(幅度限制控制)功能,這個(gè)時(shí)候VDD電壓就不是電源電壓,VDD應(yīng)該用晶振能獲得的最大電壓幅度來替代:大概是400-600mV。當(dāng)環(huán)境溫度降低或者供電電壓過大時(shí)會(huì)出現(xiàn)過驅(qū)動(dòng)的風(fēng)險(xiǎn),所以晶振的實(shí)際功耗需要留有余量。
通過上面的公式我們可以知道,降低晶振功耗的方法:
1.選用R1(ESR)更低的晶振。
2.減小負(fù)載電容Cl,但是此方法會(huì)導(dǎo)致晶振頻率增大,所以要慎重。
3.增大限流電阻Rs。
2)啟動(dòng)時(shí)間過長
一般來說低頻晶振更容易產(chǎn)生此類問題,原因可能是環(huán)路增益不夠,也可能和供電電源的電壓上升時(shí)間(穩(wěn)定時(shí)間)有關(guān)系。
3)溫度和電壓問題
一般來說高溫和低電壓條件下,晶振容易發(fā)生低環(huán)路增益和啟動(dòng)時(shí)間慢或者不啟動(dòng)。低溫和高電壓條件下容易發(fā)生增益過大,過驅(qū)動(dòng),損壞晶振,更容易受到諧波影響出現(xiàn)震蕩,甚至停止工作,所以要注意負(fù)載電容一定要選用NP0或C0G類型的陶瓷電容,溫度穩(wěn)定性更高。
03、晶振電路PCB布局
1)晶振電路最好刷三防漆,減小水分,灰塵,溫濕度對晶振電路的影響。
2)MCU電源要穩(wěn)定,要做好濾波(去耦電容),這樣可以降低晶振電路的信噪比。
3)晶振距離MCU越近越好,晶振電路外圍加地環(huán)路。
4)高頻信號線要遠(yuǎn)離晶振電路。
5)晶振電路下方要單獨(dú)鋪地(雙層板),然后和MCU的地相連。多層板有完整地平面,只需加地環(huán)路即可。如果晶振是金屬封裝,鋪地時(shí),注意不要短路。
有問題歡迎在評論區(qū)留言交流哦!